网页资讯视频图片知道文库贴吧地图采购
进入贴吧全吧搜索

 
 
 
日一二三四五六
       
       
       
       
       
       

签到排名:今日本吧第个签到,

本吧因你更精彩,明天继续来努力!

本吧签到人数:0

一键签到
成为超级会员,使用一键签到
一键签到
本月漏签0次!
0
成为超级会员,赠送8张补签卡
如何使用?
点击日历上漏签日期,即可进行补签。
连续签到:天  累计签到:天
0
超级会员单次开通12个月以上,赠送连续签到卡3张
使用连续签到卡
05月13日漏签0天
esd吧 关注:275贴子:1,436
  • 看贴

  • 图片

  • 吧主推荐

  • 游戏

  • 5回复贴,共1页
<<返回esd吧
>0< 加载中...

ESD静电整改有什么基本思路?|深圳比创达电子EMC

  • 只看楼主
  • 收藏

  • 回复
  • 深圳比创达EMC
  • 活跃吧友
    4
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
ESD静电整改有什么基本思路?相信不少人是有疑问的,今天深圳市比创达电子科技有限公司就跟大家解答一下!
如果把静电看成一场突如其来的洪水,那么ESD静电整改的基本思路可以概括为三字“堵”、“防”、“疏”。

一、“堵”
顾名思义就是把ESD堵在产品的外面,使其无法进入到产品的PCB上,比如将金属外壳的地和PCB的地是完全隔开的,但是有的时候会受到板子的限制,金属外壳的地和PCB的地隔开的距离不是很远,又因为ESD的耦合能力很强。
此时,如果让金属外壳的地直接与PCB板之间的地直接隔开,很容易造成二次放电。所以这时可以用阻值大的磁珠进行串联隔离;
二、“防”
就是指使用ESD静电管进行防护,我们需要先了解ESD干扰的途径,如果ESD是从端口进来的,靠近端口的敏感信号(比如:USB端口的D+和D-)上要加静电管;如果干扰到芯片,那就需要在靠近芯片的引脚上加一个静电管,避免ESD从后端耦合到芯片中,从而造成静电管的失效。
另外,还值得一提的是静电管提供了一个泄放路径,不能吸收消化掉ESD,所以我们需要确保泄放路径上没有其他敏感信号线;
三、“疏”
的最终目的是改变ESD的电流回路路径,减小回路面积。这一般就要使PCB板上的地铺完整,过孔要多,保持地阻抗的一致性。

综上所述,相信通过本文的描述,各位对ESD静电整改有什么基本思路都有一定了解了吧,有疑问和有不懂的想了解可以随时咨询深圳比创达这边。今天就先说到这,下次给各位讲解些别的内容,咱们下回见啦!也可以关注我司wx公众平台:深圳比创达EMC!
以上就是深圳市比创达电子科技有限公司小编给您们介绍的ESD静电整改有什么基本思路的内容,希望大家看后有所帮助!
深圳市比创达电子科技有限公司成立于2012年,总部位于深圳市龙岗区,成立至今一直专注于EMC电磁兼容领域,致力于为客户提供最高效最专业的EMC一站式解决方案,业务范围覆盖EMC元件的研发、生产、销售及EMC设计和整改。


  • 毓戀
  • 初级粉丝
    1
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
对产品做电磁兼容设计可以从哪几个方面进行?


2025-05-13 02:11:23
广告
  • 刘恩恩88
  • 初级粉丝
    1
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
想请教一下方波脉冲驱动电感传感器的问题?


  • 贴吧用户_7ASARaM
  • 初级粉丝
    1
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
一个刚涉足PCB设计的新手,想请教一下,要想做好PCB设计应该多多掌握哪方面的知识?另外,在PCB设计中遇到的关于安规方面的知识一般在哪里能找到?


  • 大王会回来的
  • 初级粉丝
    1
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
如果把静电看成一场突如其来的洪水,那么ESD静电整改的基本思路可以概括为三字“堵”、“防”、“疏”。


  • 我是你的神860
  • 初级粉丝
    1
该楼层疑似违规已被系统折叠 隐藏此楼查看此楼
ESD静电整改的思路挺清晰明了的感谢分享


登录百度账号

扫二维码下载贴吧客户端

下载贴吧APP
看高清直播、视频!
  • 贴吧页面意见反馈
  • 违规贴吧举报反馈通道
  • 贴吧违规信息处理公示
  • 5回复贴,共1页
<<返回esd吧
分享到:
©2025 Baidu贴吧协议|隐私政策|吧主制度|意见反馈|网络谣言警示