网页
资讯
视频
图片
知道
文库
贴吧
地图
采购
进入贴吧
全吧搜索
吧内搜索
搜贴
搜人
进吧
搜标签
日
一
二
三
四
五
六
签到排名:今日本吧第
个签到,
本吧因你更精彩,明天继续来努力!
本吧签到人数:0
一键签到
可签
7
级以上的吧
50
个
一键签到
本月漏签
0
次!
0
成为超级会员,赠送8张补签卡
如何使用?
点击日历上漏签日期,即可进行
补签
。
连续签到:
天 累计签到:
天
0
超级会员单次开通12个月以上,赠送连续签到卡3张
使用连续签到卡
02月28日
漏签
0
天
ise吧
关注:
205
贴子:
615
看贴
图片
吧主推荐
游戏
0
回复贴,共
1
页
<返回ise吧
>0< 加载中...
verilog代码生成的ngc文件为何不能仿真?
取消只看楼主
收藏
回复
bounce911
初涉江湖
1
该楼层疑似违规已被系统折叠
隐藏此楼
查看此楼
在ISE14.7下用verilog写了一个简单的加法器add.v,前仿真正确,然后封装成了add.ngc(综合时去掉了buf),然后将生成的add.ngc文件拷到另一个工程2的文件夹里,同时建了一个只包含输入输出端口的同名add.v文件,在工程2里将add.v通过Add Source添加进工程,在程序中进行例化。工程2综合没问题,可在调用modelsim仿真的时候,输出全为高阻态,请问高手是什么原因?如何才能仿真?
送TA礼物
IP属地:北京
1楼
2022-04-07 17:41
回复
登录百度账号
扫二维码下载贴吧客户端
下载贴吧APP
看高清直播、视频!
贴吧热议榜
1
TES一穿四挺进决赛
2976210
2
国防部罕见喊话台当局:收了你们
2523000
3
吧友选出贴吧第一喷子
2426984
4
EDG拿下T1闯入胜决
1822716
5
小米SU7 Ultra价格杀疯了
1822288
6
现在文娱作品有点令人觉得别扭
1473850
7
PSPlus3月会免游戏公布
1396368
8
如何看待UP北极熊近期节奏?
1372847
9
8u买游戏结果惨遭店家跑路
1324356
10
大话王?Bin哥语录合订本来了
1082802
贴吧页面意见反馈
违规贴吧举报反馈通道
贴吧违规信息处理公示