电路就是下面这个,原理我不说了,1234路输入信号近似为脉冲,顺序不一定是图中的顺序(反正它们的高电平没有重叠部分)。
假设最开始Q为低电平,第一路上升沿来了将触发使Q变为高电平,而后234路随便哪路来个上升沿就把Q又变为低电平,如此倒腾。(这个确实是这样,示波器观察到了)
假设1路脉冲完了下一个是第二路来脉冲,此时因为器件有延迟,将会有一个短暂的时间Q和第二路同时处于高电平,于是AND3将输出一个脉冲。诡异的是,观察到的时序是2路信号上升沿完全落后于Q的下降沿,一点边都没搭界,差不多有几百纳秒的间隔!各个与门后面确实也没信号输出(包括AND1和AND2)。但是D触发器却又是按照上面分析的思路工作。。。。也就是D触发器先翻转,再接收到上升沿触发,而不是先触发再翻转~~难道被灵魂附体了???

假设最开始Q为低电平,第一路上升沿来了将触发使Q变为高电平,而后234路随便哪路来个上升沿就把Q又变为低电平,如此倒腾。(这个确实是这样,示波器观察到了)
假设1路脉冲完了下一个是第二路来脉冲,此时因为器件有延迟,将会有一个短暂的时间Q和第二路同时处于高电平,于是AND3将输出一个脉冲。诡异的是,观察到的时序是2路信号上升沿完全落后于Q的下降沿,一点边都没搭界,差不多有几百纳秒的间隔!各个与门后面确实也没信号输出(包括AND1和AND2)。但是D触发器却又是按照上面分析的思路工作。。。。也就是D触发器先翻转,再接收到上升沿触发,而不是先触发再翻转~~难道被灵魂附体了???
